摘要:本实用新型公开了一种高清编解码器时间延迟的测试装置,该装置包括视频信号发生器、时间计数发生器、视频叠加模块、编码器、解码器和双通道显示器,视频信号发生器和时间计数发生器分别与视频叠加模块的输入端连接,视频叠加模块的第一输出端通过编码器及解码器与双通道显示器的第一输入端连接,视频叠加模块的第二输出端与双通道显示器的第二输入端连接。本实用新型通过双通道显示器接收两路信号,一路是经过编码和解码的带有时间信息的视频信号,另一路是原始的带有时间信息的视频信号,通过双通道显示,可以直观地得到两个视频信号显示的时间值,通过简单的差值计算,就可以准确而直观地得到实际的编解码信号的延迟时间。
- 专利类型实用新型
- 申请人深圳市中帝威科技有限公司;
- 发明人李全才;
- 地址518000 广东省深圳市南山区麻雀岭工业区M-4栋深健大厦五楼A
- 申请号CN201220017426.4
- 申请时间2012年01月13日
- 申请公布号CN202406239U
- 申请公布时间2012年08月29日
- 分类号H04N17/00(2006.01)I;