摘要:本实用新型提供了一种利用时钟驱动器配置多片FPGA的装置,包括配置芯片PROM,时钟驱动器和FPGA芯片;其中,所述配置芯片PROM的CLK信号线和DATA信号线分别各连接1块时钟驱动器,与CLK信号线连接的时钟驱动器的输出端与FPGA芯片的时钟输入端相连接,与DATA信号线连接的时钟驱动器的输出端与FPGA芯片的数据输入端相连接。本实用新型可以使大量的FPGA共享同一片PROM,有效降低了在配置过程中的成本,提高了配置的灵活性。
- 专利类型实用新型
- 申请人曙光信息产业股份有限公司;
- 发明人姚文浩;郑臣明;王晖;王英;柳胜杰;郝志彬;梁发清;邵宗有;刘新春;杨晓君;
- 地址300384 天津市西青区华苑产业区(环外)海泰华科大街15号1-3层
- 申请号CN201120259179.4
- 申请时间2011年07月21日
- 申请公布号CN202159285U
- 申请公布时间2012年03月07日
- 分类号G06F1/04(2006.01)I;G06F1/10(2006.01)I;G06F15/177(2006.01)I;