摘要:本实用新型涉及一种用于X86架构平台上的时序控制系统,其包括电源模块以及与电源模块相互连接的CPU控制模块,因在电源模块与CPU控制模块的共有端设置有用于逐步发生相关信号并产生用于控制电源模块与CPU控制模块的CPLD时序控制模块,可以通过CPLD时序控制模块的软件程序,来达到使X86架构上电时序,采用CPLD软件程序来控制时序的系统,打破传统X86架构的硬件上电时序控制,而进行的CPLD软件程序上电的时序控制系统。与现有技术的相互比较,本实用新型还具有成本低的有益技术效果。
- 专利类型实用新型
- 申请人深圳华北工控股份有限公司;
- 发明人王青国;
- 地址518000 广东省深圳市宝安区西乡铁岗小库桃花源科技创新园A栋6楼
- 申请号CN201020127766.3
- 申请时间2010年03月10日
- 申请公布号CN201638103U
- 申请公布时间2010年11月17日
- 分类号G06F1/04(2006.01)I;G06F1/26(2006.01)I;