摘要:本发明公开了一种实现多路信号再定时的方法,特别是用于实现多路E1、T1或其它低速信号的再定时。其核心在于:利用一个高速时钟源产生一个高频率的时钟信号作为系统时钟,由系统时钟产生若干时隙,每个时隙包含若干个系统时钟周期,在不同的时隙内将预先采样到的每一路低速信号数据分别存入RAM中,并在某一时隙将所有路的数据并行读出,由此实现了各路同步处理的功能。在本发明中,可以将RAM的宽度设置为N,即低速信号的路数,这样,RAM的每一行中保存的是N个低速信号每个周期内写入的数据,而RAM的每一列则为某路低速信号顺序写入的信号序列;读出RAM中一行的数据即为并行读出N路低速信号的一比特数据,从而实现了多路异步信号的同步处理。
- 专利类型发明专利
- 申请人大唐电信科技股份有限公司;
- 发明人黄浩;邓莉;
- 地址100083 北京市海淀区学院路40号
- 申请号CN200510063022.3
- 申请时间2005年04月01日
- 申请公布号CN1841978B
- 申请公布时间2011年09月14日
- 分类号H04J3/16(2006.01)I;H03M9/00(2006.01)I;