摘要:本发明公开了一种高鉴相频率捷变频锁相环电路,它包括参考电路、DDS小步进电路、锁相环参考源电路和锁相环及输出电路,参考电路产生两路信号,一路供DDS小步进电路输出小步进输出信号,另一路提供锁相环参考源电路的混频信号,锁相环参考源电路将小步进输出信号与混频信号混频后输出锁相环及输出电路的参考信号,锁相环及输出电路对参考信号进行滤波放大后输出最终频率信号。通过DDS小步进改变锁相环参考频率来实现频率捷变的方式,相对传统直接模拟频率合成方式大大简化了方案,克服传统捷变频电路方案复杂,体积大,成本高的缺点,在产品可靠性和稳定性方面有很大的提高。
- 专利类型发明专利
- 申请人成都爱科特科技发展有限公司;
- 发明人韩周安;王少奇;张颖;
- 地址610000 四川省成都市青羊区敬业路218号28栋
- 申请号CN201610965163.2
- 申请时间2016年11月04日
- 申请公布号CN106505998A
- 申请公布时间2017年03月15日
- 分类号H03L7/085(2006.01)I;H03L7/093(2006.01)I;