摘要:本发明公开了一种存储与计算阵列结构及其操作方法,其阵列结构包括一块阻变单元交叉杆阵列M、第一至第四选通区域S1?S4、n个位线电压源U1n?Unn及m个字线电压源Um1?Umm,以及n个位线接地电阻R1n?Rnn及m个字线接地电阻Rm1?Rmm;阻变单元交叉杆阵列与电压源和接地电阻之间由选通区域隔开;当用于进行计算时,由选通区域选通参与计算的阻变单元及电压源和接地电阻,构成实质蕴涵(IMP)逻辑电路;本发明将传统的基于IMP逻辑的阻变阵列进行扩展,使IMP计算不仅可以在某一行中的阻变单元上进行,还可以在某一列中的阻变单元上进行,极大地提高了对阵列的利用率,提升了计算效率,使得数据在阵列中的存储与计算等功能都变得更加灵活。
- 专利类型发明专利
- 申请人华中科技大学;
- 发明人李祎;程龙;缪向水;周亚雄;王卓睿;
- 地址430074 湖北省武汉市洪山区珞喻路1037号
- 申请号CN201610863551.X
- 申请时间2016年09月29日
- 申请公布号CN106373611A
- 申请公布时间2017年02月01日
- 分类号G11C16/10(2006.01)I;G11C16/08(2006.01)I;G11C16/24(2006.01)I;