摘要:本发明公开了一种时钟信号发生方法及系统,该方法包括,生成初始时钟信号,并通过对初始时钟信号的分析得到预设个数的谐波的谐波次数、谐波幅值以及谐波相位,然后预设个数的谐波信号发生器对应接收上位机发送的谐波频率控制字以及谐波相位偏移控制字,对应生成每一路初始谐波时钟信号;预设个数的谐波幅度控制器对应接收上位机发送的谐波幅值控制字,对初始谐波时钟信号进行幅度调整,对应生成每一路的谐波时钟信号,使得各路谐波时钟信号与离散时钟信号各路谐波的频率、幅值均相同,并且相位相差180度,通过幅度值相消,达到了消除谐波的目的,有效抑制了DAC非线性特性导致其输出信号中含有基波频率的谐波分量,提高了DDS输出时钟信号的频谱纯度。
- 专利类型发明专利
- 申请人绵阳市维博电子有限责任公司;
- 发明人王亨勇;卢峥;宋方伟;张京;
- 地址621000 四川省绵阳市游仙区游仙东路98号
- 申请号CN201410629710.0
- 申请时间2014年11月10日
- 申请公布号CN104467836A
- 申请公布时间2015年03月25日
- 分类号H03L7/24(2006.01)I;H03M1/10(2006.01)I;