摘要:本发明提供了一种改善锁相调频电路宽带调制平坦度的数字处理装置,FPGA可编程逻辑器件对原始基带信号进行缓存滤波处理,输出基带信号A至高速A/D转换器;接收高速A/D转换器输出的A/D量化数据,一路输出至低通滤波器模块,另一路延时后输出至高速D/A转换器B;低通滤波模块对A/D量化数据进行低通滤波后输出至高速D/A转换器A,换成基带信号B,通过模拟低通滤波器转换为基带信号C输出到环路低通滤波器;高速D/A转换器B把A/D量化数据转换成基带信号D,输出至压控振荡器。本发明能改善锁相调频电路对基带信号低频分量的响应稳定性,使锁相调频电路具有平坦特性稳定的宽带调制性能。
- 专利类型发明专利
- 申请人西北工业大学;
- 发明人孙文友;段哲民;祝小平;宋祖勋;胡永红;张小林;
- 地址710072 陕西省西安市友谊西路127号
- 申请号CN201410627415.1
- 申请时间2014年11月10日
- 申请公布号CN104378107A
- 申请公布时间2015年02月25日
- 分类号H03L7/08(2006.01)I;H03L7/18(2006.01)I;H03B5/04(2006.01)I;