• 首页
  • 装备资讯
  • 热点专题
  • 人物访谈
  • 政府采购
  • 产品库
  • 求购库
  • 企业库
  • 品牌排行
  • 院校库
  • 案例·技术
  • 会展信息
  • 教育装备采购网首页 > 知识产权 > 专利 > CN103559111B

    FPGA芯片间的IO信道调试方法及系统

      摘要:本发明提供一种FPGA芯片间的IO信道调试方法,包括以下步骤:主控FPGA芯片和从控FPGA芯片分别向对方发送用于进行信号采样训练的第一训练序列;主控FPGA芯片完成信号采样训练之后,向从控FPGA芯片发送第二训练序列;接收到第二训练序列的从控FPGA芯片在完成信号采样训练之后,也向主控FPGA芯片发送第二训练序列,同时进入正常通信模式;接收到第二训练序列的主控FPGA芯片也进入正常通信模式。通过使用主从控制单元和两种训练序列,将动态相位调整方法应用到两端都不是固定IO信道的相位自适应通信工作中,提高IO信道通信的稳定性,可实现对时钟频率、PCB生产工艺、FPGA内部布局布线引起眼图区间的变化的自适应调整。
    • 专利类型发明专利
    • 申请人东软集团股份有限公司;
    • 发明人曲贺;
    • 地址110179 辽宁省沈阳市浑南新区新秀街2号
    • 申请号CN201310513106.7
    • 申请时间2013年10月24日
    • 申请公布号CN103559111B
    • 申请公布时间2016年01月20日
    • 分类号G06F11/26(2006.01)I;G06F13/16(2006.01)I;