摘要:本发明公开了一种异构轻量级的真随机数产生器,包括异构随机源模块、后处理模块、FIFO模块和时钟产生模块;时钟产生模块将系统时钟分频后输出采样时钟信号和输出时钟信号,异构随机源模块的使能端用于连接使能信号,当使能信号有效时,异构随机源模块工作并产生第一随机序列,后处理模块对第一随机序列进行消偏处理后输出第二随机序列,FIFO模块对所述第二随机序列进行缓存并根据所述输出时钟的频率要求将真随机数据并行输出。本发明采用数字电路实现的异构轻量级的真随机数产生器,采用异构亚稳态电路单元来构建真随机数产生电路,利用不同亚稳态电路结构具有不相干性,来进行组合增强随机性,从而减少电路规模,并且实现方法简单。
- 专利类型发明专利
- 申请人华中科技大学;
- 发明人郑朝霞;邹雪城;余国义;蔚然;李九阳;
- 地址430074 湖北省武汉市洪山区珞喻路1037号
- 申请号CN201210472888.X
- 申请时间2012年11月20日
- 申请公布号CN102968290B
- 申请公布时间2015年08月26日
- 分类号G06F7/58(2006.01)I;